LVC, Buffer, Driver de ligne, 4 bits 3 états, Sans inversion TSSOP 14 broches

N° de stock RS: 169-5694Marque: Texas InstrumentsN° de pièce Mfr: SN74LVC126APWR
brand-logo
Tout voir dans CI d'interface de ligne

Documents techniques

Spécifications

Famille logique

LVC

Fonction logique

Buffer, Driver de ligne

Nombre de canaux par circuit

4

Interface

CI pour mémoire tampon et circuit de commande de ligne

Type d'entrée

Single Ended

Type de sortie

3 State

Polarité

Sans inversion

Type de fixation

CMS

Type de conditionnement

TSSOP-56

Nombre de broches

14

Courant de sortie niveau haut maximum

-24mA

Tension de sortie niveau bas maximum

24mA

Délai de propagation maximum @ capacité de charge maximum

5 ns @ 2.7 V

Dimensions

5 x 4.4 x 1.15mm

Tension d'alimentation de fonctionnement minimum

1.65 V

Tension d'alimentation fonctionnement maximum

3.6 V

Condition de test du délai du propagation

50pF

Détails du produit

Inverseurs et tampons, famille 74LVC, Texas Instruments

Gamme d'inverseurs et de tampons de Texas Instruments de la famille 74LVC de CI logiques CMOS basse tension. La famille 74LVC utilise la technologie CMOS de portes de silicium et est conçue pour fonctionner à 3,3 V, ce qui permet une réduction significative de la consommation par rapport aux systèmes de 5 V.

Tension d'utilisation : 1,65 → 3,6 V
Entrées tolérantes 5 V
Compatibilité : Entrée LVTTL/TTL, Sortie LVCMOS
Les performances du verrouillage dépassent 250 mA par JESD 17
La protection ESD dépasse JESD 22

74LVC Family

Vous pouvez être intéressé par

Prix ​​sur demande

Each (On a Reel of 2000) (hors TVA)

LVC, Buffer, Driver de ligne, 4 bits 3 états, Sans inversion TSSOP 14 broches

Prix ​​sur demande

Each (On a Reel of 2000) (hors TVA)

LVC, Buffer, Driver de ligne, 4 bits 3 états, Sans inversion TSSOP 14 broches

Les informations sur le stock sont temporairement indisponibles.

Les informations sur le stock sont temporairement indisponibles.

Vous pouvez être intéressé par

Documents techniques

Spécifications

Famille logique

LVC

Fonction logique

Buffer, Driver de ligne

Nombre de canaux par circuit

4

Interface

CI pour mémoire tampon et circuit de commande de ligne

Type d'entrée

Single Ended

Type de sortie

3 State

Polarité

Sans inversion

Type de fixation

CMS

Type de conditionnement

TSSOP-56

Nombre de broches

14

Courant de sortie niveau haut maximum

-24mA

Tension de sortie niveau bas maximum

24mA

Délai de propagation maximum @ capacité de charge maximum

5 ns @ 2.7 V

Dimensions

5 x 4.4 x 1.15mm

Tension d'alimentation de fonctionnement minimum

1.65 V

Tension d'alimentation fonctionnement maximum

3.6 V

Condition de test du délai du propagation

50pF

Détails du produit

Inverseurs et tampons, famille 74LVC, Texas Instruments

Gamme d'inverseurs et de tampons de Texas Instruments de la famille 74LVC de CI logiques CMOS basse tension. La famille 74LVC utilise la technologie CMOS de portes de silicium et est conçue pour fonctionner à 3,3 V, ce qui permet une réduction significative de la consommation par rapport aux systèmes de 5 V.

Tension d'utilisation : 1,65 → 3,6 V
Entrées tolérantes 5 V
Compatibilité : Entrée LVTTL/TTL, Sortie LVCMOS
Les performances du verrouillage dépassent 250 mA par JESD 17
La protection ESD dépasse JESD 22

74LVC Family

Vous pouvez être intéressé par