Ligne à retard, SY89296UTG, CMOS, LVPECL, LVTTL LVPECL TQFP 32 broches

N° de stock RS: 910-2010PMarque: MicrochipN° de pièce Mfr: SY89296UTG
brand-logo

Documents techniques

Spécifications

Fonction logique

Ligne à retard

Type de signal d'entrée

CMOS, LVPECL, LVTTL

Niveau de sortie logique

LVPECL

Type de montage

CMS

Type de boîtier

TQFP, TQFP-EP

Nombre de broche

32

Dimensions

7 x 7 x 1mm

Incrémentation absolue

0.01ns

Retard du premier étage

3.2ns

Tension d'alimentation fonctionnement maximum

3.6 V

Retard maximum

14.8ns

Température d'utilisation maximum

85 °C

Nombre d'entrées de retard indépendante

1

Température de fonctionnement minimum

-40 °C

Tension d'alimentation de fonctionnement minimum

2,375 V

Détails du produit

Lignes à retard, Microchip

Idée. Créer. Collaborer

S'INSCRIRE GRATUITEMENT

Pas de frais cachés !

design-spark
design-spark
  • Téléchargez et utilisez notre logiciel DesignSpark pour vos PCB et vos conceptions mécaniques en 3D.
  • Consultez et contribuez au contenu du site Web et des forums
  • Téléchargez des modèles 3D, des schémas et des empreintes de plus d'un million de produits.
Cliquez ici pour en savoir plus

€ 14,87

€ 14,87 Each (Supplied in a Tray) (hors TVA)

Ligne à retard, SY89296UTG, CMOS, LVPECL, LVTTL LVPECL TQFP 32 broches
Sélectionner le type d'emballage

€ 14,87

€ 14,87 Each (Supplied in a Tray) (hors TVA)

Ligne à retard, SY89296UTG, CMOS, LVPECL, LVTTL LVPECL TQFP 32 broches

Les informations sur le stock sont temporairement indisponibles.

Sélectionner le type d'emballage

Les informations sur le stock sont temporairement indisponibles.

Idée. Créer. Collaborer

S'INSCRIRE GRATUITEMENT

Pas de frais cachés !

design-spark
design-spark
  • Téléchargez et utilisez notre logiciel DesignSpark pour vos PCB et vos conceptions mécaniques en 3D.
  • Consultez et contribuez au contenu du site Web et des forums
  • Téléchargez des modèles 3D, des schémas et des empreintes de plus d'un million de produits.
Cliquez ici pour en savoir plus

Documents techniques

Spécifications

Fonction logique

Ligne à retard

Type de signal d'entrée

CMOS, LVPECL, LVTTL

Niveau de sortie logique

LVPECL

Type de montage

CMS

Type de boîtier

TQFP, TQFP-EP

Nombre de broche

32

Dimensions

7 x 7 x 1mm

Incrémentation absolue

0.01ns

Retard du premier étage

3.2ns

Tension d'alimentation fonctionnement maximum

3.6 V

Retard maximum

14.8ns

Température d'utilisation maximum

85 °C

Nombre d'entrées de retard indépendante

1

Température de fonctionnement minimum

-40 °C

Tension d'alimentation de fonctionnement minimum

2,375 V

Détails du produit

Lignes à retard, Microchip

Idée. Créer. Collaborer

S'INSCRIRE GRATUITEMENT

Pas de frais cachés !

design-spark
design-spark
  • Téléchargez et utilisez notre logiciel DesignSpark pour vos PCB et vos conceptions mécaniques en 3D.
  • Consultez et contribuez au contenu du site Web et des forums
  • Téléchargez des modèles 3D, des schémas et des empreintes de plus d'un million de produits.
Cliquez ici pour en savoir plus