Documents techniques
Spécifications
Famille logique
LVCMOS
Fonction logique
Driver d'horloge
Type de signal d'entrée
CML, HCSL, LVCMOS, LVDS, LVPECL
Niveau de sortie logique
CML, HCSL, LVPECL faible consommation, LVCMOS, LVDS, LVPECL
mode de fonctionnement
Différentiel, extrémité simple
Nombre d'entrées d'horloge
1
Type de montage
CMS
Type de boîtier
QFN EP
Nombre de broche
16
Dimensions
3 x 3 x 0.85mm
Longueur
3mm
Largeur
3mm
Taille
0.85mm
Tension d'alimentation fonctionnement maximum
3.63 V
Température de fonctionnement minimum
-40 °C
Tension d'alimentation de fonctionnement minimum
1.71 V
Température d'utilisation maximum
85 °C
Pays d'origine
Taiwan, Province Of China
Détails du produit
Tampons d'horloge, Silicon Laboratories
€ 877,79
€ 1,791 Each (In a Tray of 490) (hors TVA)
490
€ 877,79
€ 1,791 Each (In a Tray of 490) (hors TVA)
Les informations sur le stock sont temporairement indisponibles.
490
Les informations sur le stock sont temporairement indisponibles.
Documents techniques
Spécifications
Famille logique
LVCMOS
Fonction logique
Driver d'horloge
Type de signal d'entrée
CML, HCSL, LVCMOS, LVDS, LVPECL
Niveau de sortie logique
CML, HCSL, LVPECL faible consommation, LVCMOS, LVDS, LVPECL
mode de fonctionnement
Différentiel, extrémité simple
Nombre d'entrées d'horloge
1
Type de montage
CMS
Type de boîtier
QFN EP
Nombre de broche
16
Dimensions
3 x 3 x 0.85mm
Longueur
3mm
Largeur
3mm
Taille
0.85mm
Tension d'alimentation fonctionnement maximum
3.63 V
Température de fonctionnement minimum
-40 °C
Tension d'alimentation de fonctionnement minimum
1.71 V
Température d'utilisation maximum
85 °C
Pays d'origine
Taiwan, Province Of China
Détails du produit