Documents techniques
Spécifications
Brand
Texas InstrumentsFonction logique
NAND
Type de montage
CMS
Nombre d'éléments
1
Nombre d'entrées par porte
2
Entrée de trigger de Schmitt
No
Type de boîtier
SC-70
Nombre de broche
5
Famille logique
LVC
Type d'entrée
CMOS, TTL
Tension d'alimentation fonctionnement maximum
5.5 V
Courant de sortie niveau haut maximum
-32mA
Délai de propagation maximum @ capacité de charge maximum
4.3 ns @ 5 V
Tension d'alimentation de fonctionnement minimum
1.65 V
Tension de sortie niveau bas maximum
32mA
Température de fonctionnement minimum
-40 °C
Température d'utilisation maximum
+125 °C
Type de sortie
CMOS
Longueur
2.15mm
Hauteur
1mm
Largeur
1.4mm
Dimensions
2.15 x 1.4 x 1mm
Condition de test du délai du propagation
50pF
Détails du produit
Portes logiques, famille 74LVC, Texas Instruments
Gamme de portes logiques standard de Texas Instruments de la famille 74LVC de CI logiques CMOS basse tension. La famille 74LVC utilise la technologie CMOS de portes de silicium et est conçue pour fonctionner à 3,3 V, ce qui permet une réduction significative de la consommation par rapport aux systèmes de 5 V.
Gamme de tension d'utilisation : 1,65 → 3,6 V
Entrées tolérantes 5 V
Compatibilité : Entrée LVTTL/TTL, Sortie LVCMOS
Les performances du verrouillage dépassent 250 mA par JESD 17
La protection ESD dépasse JESD 22
74LVC Family
€ 2,08
€ 0,042 Each (Supplied as a Tape) (hors TVA)
Standard
50
€ 2,08
€ 0,042 Each (Supplied as a Tape) (hors TVA)
Les informations sur le stock sont temporairement indisponibles.
Standard
50
Les informations sur le stock sont temporairement indisponibles.
Quantité | Prix unitaire | Par Bande |
---|---|---|
50 - 200 | € 0,042 | € 2,08 |
250 - 450 | € 0,039 | € 1,96 |
500 - 1200 | € 0,036 | € 1,79 |
1250+ | € 0,036 | € 1,79 |
Documents techniques
Spécifications
Brand
Texas InstrumentsFonction logique
NAND
Type de montage
CMS
Nombre d'éléments
1
Nombre d'entrées par porte
2
Entrée de trigger de Schmitt
No
Type de boîtier
SC-70
Nombre de broche
5
Famille logique
LVC
Type d'entrée
CMOS, TTL
Tension d'alimentation fonctionnement maximum
5.5 V
Courant de sortie niveau haut maximum
-32mA
Délai de propagation maximum @ capacité de charge maximum
4.3 ns @ 5 V
Tension d'alimentation de fonctionnement minimum
1.65 V
Tension de sortie niveau bas maximum
32mA
Température de fonctionnement minimum
-40 °C
Température d'utilisation maximum
+125 °C
Type de sortie
CMOS
Longueur
2.15mm
Hauteur
1mm
Largeur
1.4mm
Dimensions
2.15 x 1.4 x 1mm
Condition de test du délai du propagation
50pF
Détails du produit
Portes logiques, famille 74LVC, Texas Instruments
Gamme de portes logiques standard de Texas Instruments de la famille 74LVC de CI logiques CMOS basse tension. La famille 74LVC utilise la technologie CMOS de portes de silicium et est conçue pour fonctionner à 3,3 V, ce qui permet une réduction significative de la consommation par rapport aux systèmes de 5 V.
Gamme de tension d'utilisation : 1,65 → 3,6 V
Entrées tolérantes 5 V
Compatibilité : Entrée LVTTL/TTL, Sortie LVCMOS
Les performances du verrouillage dépassent 250 mA par JESD 17
La protection ESD dépasse JESD 22