Documents techniques
Spécifications
Brand
Renesas ElectronicsSérie
RA6M2
Type de conditionnement
MAP BGA
Type de montage
CMS
Nombre de broche
144
Cœur du circuit
ARM Cortex M4
Largeur de bus de données
32bit
Taille de la mémoire programme
512 kB
Fréquence maximum
120MHz
Taille de la RAM
384 kB
Canaux USB
1
Nombre de canaux SPI
2
Tension d'alimentation de fonctionnement typique
2,7 → 3,6 V
Nombre de canaux I2C
2
Nombre de canaux USART
0
Nombre de canaux UART
1
Nombre de canaux CAN
2
Nombre de canaux Ethernet maximum
0
CAN
22 x 12 bits
Longueur
20mm
Nombre d'entrée CNA
1
Température d'utilisation maximum
+105 °C
Nombre de canaux PCI
0
Modulation de largeur d'impulsion
14 x 32 bits
Dimensions
20 x 20 x 1.4mm
Largeur
20mm
Hauteur
1.4mm
Nombre de canaux LIN
0
Nombre de canaux Ethernet
0
Type de mémoire programme
Flash
Température de fonctionnement minimum
-40 °C
Architecture de jeu d'instruction
CISC
€ 507,85
€ 8,464 Each (In a Tray of 60) (hors TVA)
60
€ 507,85
€ 8,464 Each (In a Tray of 60) (hors TVA)
Les informations sur le stock sont temporairement indisponibles.
60
Les informations sur le stock sont temporairement indisponibles.
Documents techniques
Spécifications
Brand
Renesas ElectronicsSérie
RA6M2
Type de conditionnement
MAP BGA
Type de montage
CMS
Nombre de broche
144
Cœur du circuit
ARM Cortex M4
Largeur de bus de données
32bit
Taille de la mémoire programme
512 kB
Fréquence maximum
120MHz
Taille de la RAM
384 kB
Canaux USB
1
Nombre de canaux SPI
2
Tension d'alimentation de fonctionnement typique
2,7 → 3,6 V
Nombre de canaux I2C
2
Nombre de canaux USART
0
Nombre de canaux UART
1
Nombre de canaux CAN
2
Nombre de canaux Ethernet maximum
0
CAN
22 x 12 bits
Longueur
20mm
Nombre d'entrée CNA
1
Température d'utilisation maximum
+105 °C
Nombre de canaux PCI
0
Modulation de largeur d'impulsion
14 x 32 bits
Dimensions
20 x 20 x 1.4mm
Largeur
20mm
Hauteur
1.4mm
Nombre de canaux LIN
0
Nombre de canaux Ethernet
0
Type de mémoire programme
Flash
Température de fonctionnement minimum
-40 °C
Architecture de jeu d'instruction
CISC