Ligne à retard, LTC6994CDCB-1#TRMPBF, CMOS DFN 6 broches

N° de stock RS: 760-3394PMarque: Analog DevicesN° de pièce Mfr: LTC6994CDCB-1#TRMPBF
brand-logo

Documents techniques

Spécifications

Fonction logique

Ligne à retard

Niveau de sortie logique

CMOS

Type de montage

CMS

Type de conditionnement

DFN EP

Nombre de broches

6

Dimensions

3 x 2 x 0.75mm

Nombre total de bandes

8

Incrémentation absolue

8µs

Retard du premier étage

1µs

Tension d'alimentation fonctionnement maximum

5.5 V

Retard maximum

33.6s

Température d'utilisation maximum

70 °C

Nombre d'entrées de retard indépendante

8

Température de fonctionnement minimum

0° C

Tension d'alimentation de fonctionnement minimum

2.25 V

Détails du produit

Lignes à retard, Linear Technology

Idée. Créer. Collaborer

S'INSCRIRE GRATUITEMENT

Pas de frais cachés !

design-spark
design-spark
  • Téléchargez et utilisez notre logiciel DesignSpark pour vos PCB et vos conceptions mécaniques en 3D.
  • Consultez et contribuez au contenu du site Web et des forums
  • Téléchargez des modèles 3D, des schémas et des empreintes de plus d'un million de produits.
Cliquez ici pour en savoir plus
Les informations sur le stock sont temporairement indisponibles.

Prix ​​sur demande

Ligne à retard, LTC6994CDCB-1#TRMPBF, CMOS DFN 6 broches
Sélectionner le type d'emballage

Prix ​​sur demande

Ligne à retard, LTC6994CDCB-1#TRMPBF, CMOS DFN 6 broches
Les informations sur le stock sont temporairement indisponibles.
Sélectionner le type d'emballage

Les informations sur le stock sont temporairement indisponibles.

Veuillez vérifier à nouveau plus tard.

Idée. Créer. Collaborer

S'INSCRIRE GRATUITEMENT

Pas de frais cachés !

design-spark
design-spark
  • Téléchargez et utilisez notre logiciel DesignSpark pour vos PCB et vos conceptions mécaniques en 3D.
  • Consultez et contribuez au contenu du site Web et des forums
  • Téléchargez des modèles 3D, des schémas et des empreintes de plus d'un million de produits.
Cliquez ici pour en savoir plus

Documents techniques

Spécifications

Fonction logique

Ligne à retard

Niveau de sortie logique

CMOS

Type de montage

CMS

Type de conditionnement

DFN EP

Nombre de broches

6

Dimensions

3 x 2 x 0.75mm

Nombre total de bandes

8

Incrémentation absolue

8µs

Retard du premier étage

1µs

Tension d'alimentation fonctionnement maximum

5.5 V

Retard maximum

33.6s

Température d'utilisation maximum

70 °C

Nombre d'entrées de retard indépendante

8

Température de fonctionnement minimum

0° C

Tension d'alimentation de fonctionnement minimum

2.25 V

Détails du produit

Lignes à retard, Linear Technology

Idée. Créer. Collaborer

S'INSCRIRE GRATUITEMENT

Pas de frais cachés !

design-spark
design-spark
  • Téléchargez et utilisez notre logiciel DesignSpark pour vos PCB et vos conceptions mécaniques en 3D.
  • Consultez et contribuez au contenu du site Web et des forums
  • Téléchargez des modèles 3D, des schémas et des empreintes de plus d'un million de produits.
Cliquez ici pour en savoir plus