Documents techniques
Spécifications
Brand
Texas InstrumentsNombre de drivers
28
Type d'entrée
LVDS
Type de sortie
LVCMOS
Interface
CI pour récepteur
Taux de transfert de données
2380Mbps
Nombre d'éléments par circuit
3
Type de fixation
CMS
Type de conditionnement
TSSOP-56
Nombre de broche
56
Tension de seuil haute d'entrée différentielle
100mV
Tension de seuil basse d'entrée différentielle
-100mV
Dimensions
14 x 6.1 x 0.9mm
Taille
0.9mm
Longueur
14mm
Tension d'alimentation fonctionnement maximum
3.6 V
Température de fonctionnement minimum
-10 °C
Température d'utilisation maximum
+70 °C
Largeur
6.1mm
Tension d'alimentation de fonctionnement minimum
3.0 V
Détails du produit
Sérialiseur/désérialiseur FlatLink/FPD-Link, Texas Instruments
Emetteurs LVDS à utiliser avec les liaisons FPD de 24 bits (écran plat) fonctionnant à 65 et 85 MHz.
Entrées LVCMOS/LVTTL
Fonctionnement à faible alimentation de 3,3 V
Horloge de données d'émetteur PLL
Conforme à la norme TIA/EIA-644 LVDS
LVDS Communication
Low Voltage Differential Signaling, or LVDS, is an electrical signaling system that can run at very high speeds over cheap, twisted-pair copper cables.
€ 6,70
€ 6,70 Each (hors TVA)
Standard
1
€ 6,70
€ 6,70 Each (hors TVA)
Les informations sur le stock sont temporairement indisponibles.
Standard
1
Les informations sur le stock sont temporairement indisponibles.
| Quantité | Prix unitaire |
|---|---|
| 1 - 9 | € 6,70 |
| 10 - 49 | € 6,14 |
| 50 - 99 | € 5,97 |
| 100 - 199 | € 5,82 |
| 200+ | € 5,68 |
Documents techniques
Spécifications
Brand
Texas InstrumentsNombre de drivers
28
Type d'entrée
LVDS
Type de sortie
LVCMOS
Interface
CI pour récepteur
Taux de transfert de données
2380Mbps
Nombre d'éléments par circuit
3
Type de fixation
CMS
Type de conditionnement
TSSOP-56
Nombre de broche
56
Tension de seuil haute d'entrée différentielle
100mV
Tension de seuil basse d'entrée différentielle
-100mV
Dimensions
14 x 6.1 x 0.9mm
Taille
0.9mm
Longueur
14mm
Tension d'alimentation fonctionnement maximum
3.6 V
Température de fonctionnement minimum
-10 °C
Température d'utilisation maximum
+70 °C
Largeur
6.1mm
Tension d'alimentation de fonctionnement minimum
3.0 V
Détails du produit
Sérialiseur/désérialiseur FlatLink/FPD-Link, Texas Instruments
Emetteurs LVDS à utiliser avec les liaisons FPD de 24 bits (écran plat) fonctionnant à 65 et 85 MHz.
Entrées LVCMOS/LVTTL
Fonctionnement à faible alimentation de 3,3 V
Horloge de données d'émetteur PLL
Conforme à la norme TIA/EIA-644 LVDS
LVDS Communication
Low Voltage Differential Signaling, or LVDS, is an electrical signaling system that can run at very high speeds over cheap, twisted-pair copper cables.


