LV, Buffer, Driver de ligne, 4 bits 3 états, Sans inversion SSOP 14 broches

N° de stock RS: 662-8424PMarque: Texas InstrumentsN° de pièce Mfr: SN74LV125ADBR
brand-logo
Tout voir dans CI d'interface de ligne

Documents techniques

Spécifications

Famille logique

LV

Fonction logique

Buffer, Driver de ligne

Interface

CI pour mémoire tampon et circuit de commande de ligne

Nombre de canaux par circuit

4

Type d'entrée

Single Ended

Type de sortie

3 State

Polarité

Sans inversion

Type de fixation

CMS

Type de boîtier

SSOP

Nombre de broches

14

Courant de sortie niveau haut maximum

-16mA

Tension de sortie niveau bas maximum

16mA

Délai de propagation maximum @ capacité de charge maximum

16.5 ns @ 2.5 V

Dimensions

6.2 x 5.3 x 1.95mm

Tension d'alimentation fonctionnement maximum

5.5 V

Tension d'alimentation de fonctionnement minimum

2 V

Condition de test du délai du propagation

50pF

Détails du produit

Famille 74LV, Texas Instruments

Logique CMOS basse tension
Tension d'utilisation : 2 → 5,5
Compatibilité : Entrée LVTTL/TTL, Sortie LVCMOS

74LV Family

Prix ​​sur demande

Each (Supplied on a Reel) (hors TVA)

LV, Buffer, Driver de ligne, 4 bits 3 états, Sans inversion SSOP 14 broches
Sélectionner le type d'emballage

Prix ​​sur demande

Each (Supplied on a Reel) (hors TVA)

LV, Buffer, Driver de ligne, 4 bits 3 états, Sans inversion SSOP 14 broches

Les informations sur le stock sont temporairement indisponibles.

Sélectionner le type d'emballage

Les informations sur le stock sont temporairement indisponibles.

Documents techniques

Spécifications

Famille logique

LV

Fonction logique

Buffer, Driver de ligne

Interface

CI pour mémoire tampon et circuit de commande de ligne

Nombre de canaux par circuit

4

Type d'entrée

Single Ended

Type de sortie

3 State

Polarité

Sans inversion

Type de fixation

CMS

Type de boîtier

SSOP

Nombre de broches

14

Courant de sortie niveau haut maximum

-16mA

Tension de sortie niveau bas maximum

16mA

Délai de propagation maximum @ capacité de charge maximum

16.5 ns @ 2.5 V

Dimensions

6.2 x 5.3 x 1.95mm

Tension d'alimentation fonctionnement maximum

5.5 V

Tension d'alimentation de fonctionnement minimum

2 V

Condition de test du délai du propagation

50pF

Détails du produit

Famille 74LV, Texas Instruments

Logique CMOS basse tension
Tension d'utilisation : 2 → 5,5
Compatibilité : Entrée LVTTL/TTL, Sortie LVCMOS

74LV Family