Documents techniques
Spécifications
Brand
Texas InstrumentsFonction logique
Inverter
Type d'entrée
Trigger de Schmitt
Nombre d'éléments par circuit
3
Entrée de trigger de Schmitt
Yes
Délai de propagation maximum @ capacité de charge maximum
4.3 ns @ 5 V, 5.4 ns @ 3.3 V
Courant de sortie niveau haut maximum
-32mA
Tension de sortie niveau bas maximum
32mA
Type de montage
CMS
Type d'emballage
SSOP
Nombre de broche
8
Famille logique
LVC
Dimensions
2.95 x 2.8 x 1.29mm
Hauteur
1.29mm
Tension d'alimentation fonctionnement maximum
5.5 V
Température de fonctionnement minimum
-40 °C
Température d'utilisation maximum
85 °C
Largeur
2.8mm
Longueur
2.95mm
Tension d'alimentation de fonctionnement minimum
1.65 V
Condition de test du délai du propagation
50pF
Détails du produit
Famille 74LVC3G, Texas Instruments
Logique CMOS basse tension
Boîtier contenant une porte
Tension d'utilisation : 1,65 à 5,5 V
Compatibilité : Entrée LVTTL/TTL, Sortie LVCMOS
74LVC Family
€ 10,04
Each (Supplied on a Reel) (hors TVA)
Paquet de production (Bobine)
25
€ 10,04
Each (Supplied on a Reel) (hors TVA)
Les informations sur le stock sont temporairement indisponibles.
Paquet de production (Bobine)
25
Les informations sur le stock sont temporairement indisponibles.
Documents techniques
Spécifications
Brand
Texas InstrumentsFonction logique
Inverter
Type d'entrée
Trigger de Schmitt
Nombre d'éléments par circuit
3
Entrée de trigger de Schmitt
Yes
Délai de propagation maximum @ capacité de charge maximum
4.3 ns @ 5 V, 5.4 ns @ 3.3 V
Courant de sortie niveau haut maximum
-32mA
Tension de sortie niveau bas maximum
32mA
Type de montage
CMS
Type d'emballage
SSOP
Nombre de broche
8
Famille logique
LVC
Dimensions
2.95 x 2.8 x 1.29mm
Hauteur
1.29mm
Tension d'alimentation fonctionnement maximum
5.5 V
Température de fonctionnement minimum
-40 °C
Température d'utilisation maximum
85 °C
Largeur
2.8mm
Longueur
2.95mm
Tension d'alimentation de fonctionnement minimum
1.65 V
Condition de test du délai du propagation
50pF
Détails du produit
Famille 74LVC3G, Texas Instruments
Logique CMOS basse tension
Boîtier contenant une porte
Tension d'utilisation : 1,65 à 5,5 V
Compatibilité : Entrée LVTTL/TTL, Sortie LVCMOS