LVT, Buffer, Driver de ligne, 4 bits 3 états, Sans inversion TSSOP 14 broches

N° de stock RS: 162-7521Marque: Texas InstrumentsN° de pièce Mfr: SN74LVTH125PWR
brand-logo
Tout voir dans CI d'interface de ligne

Documents techniques

Spécifications

Famille logique

LVT

Fonction logique

Buffer, Driver de ligne

Nombre de canaux par circuit

4

Interface

CI pour mémoire tampon et circuit de commande de ligne

Type d'entrée

Single Ended

Type de sortie

3 State

Polarité

Sans inversion

Type de montage

CMS

Type de conditionnement

TSSOP-56

Nombre de broche

14

Courant de sortie niveau haut maximum

-32mA

Tension de sortie niveau bas maximum

64mA

Délai de propagation maximum @ capacité de charge maximum

2.1 ns @ 3.3 V

Dimensions

5 x 4.4 x 1.15mm

Tension d'alimentation fonctionnement maximum

3.6 V

Tension d'alimentation de fonctionnement minimum

2.7 V

Condition de test du délai du propagation

50pF

Pays d'origine

Malaysia

Détails du produit

Famille 74LVTH, Texas Instruments

Logique BiCMOS basse tension haut débit.
Tension d'utilisation : 2,7 → 3,6
La fonctionnalité de maintien de bus sur les entrées élimine le besoin de grandes excursions hautes.
Compatibilité : Entrée LVTTL/TTL, Sortie LVTTL

74LVTH Family

Les informations sur le stock sont temporairement indisponibles.

€ 464,63

€ 0,232 Each (On a Reel of 2000) (hors TVA)

LVT, Buffer, Driver de ligne, 4 bits 3 états, Sans inversion TSSOP 14 broches

€ 464,63

€ 0,232 Each (On a Reel of 2000) (hors TVA)

LVT, Buffer, Driver de ligne, 4 bits 3 états, Sans inversion TSSOP 14 broches
Les informations sur le stock sont temporairement indisponibles.

Les informations sur le stock sont temporairement indisponibles.

Veuillez vérifier à nouveau plus tard.

Documents techniques

Spécifications

Famille logique

LVT

Fonction logique

Buffer, Driver de ligne

Nombre de canaux par circuit

4

Interface

CI pour mémoire tampon et circuit de commande de ligne

Type d'entrée

Single Ended

Type de sortie

3 State

Polarité

Sans inversion

Type de montage

CMS

Type de conditionnement

TSSOP-56

Nombre de broche

14

Courant de sortie niveau haut maximum

-32mA

Tension de sortie niveau bas maximum

64mA

Délai de propagation maximum @ capacité de charge maximum

2.1 ns @ 3.3 V

Dimensions

5 x 4.4 x 1.15mm

Tension d'alimentation fonctionnement maximum

3.6 V

Tension d'alimentation de fonctionnement minimum

2.7 V

Condition de test du délai du propagation

50pF

Pays d'origine

Malaysia

Détails du produit

Famille 74LVTH, Texas Instruments

Logique BiCMOS basse tension haut débit.
Tension d'utilisation : 2,7 → 3,6
La fonctionnalité de maintien de bus sur les entrées élimine le besoin de grandes excursions hautes.
Compatibilité : Entrée LVTTL/TTL, Sortie LVTTL

74LVTH Family