LVC, Buffer, Driver de ligne, 1 bits 3 états, Sans inversion TSSOP 5 broches

N° de stock RS: 510-588Marque: NexperiaN° de pièce Mfr: 74LVC1G126GW,125
brand-logo
Tout voir dans CI d'interface de ligne

Documents techniques

Spécifications

Famille logique

LVC

Fonction logique

Buffer, Driver de ligne

Interface

CI pour mémoire tampon et circuit de commande de ligne

Nombre de canaux par circuit

1

Type d'entrée

Single Ended

Type de sortie

3 State

Polarité

Sans inversion

Type de fixation

CMS

Type de boîtier

TSSOP-56

Nombre de broches

5

Courant de sortie niveau haut maximum

-32mA

Tension de sortie niveau bas maximum

32mA

Délai de propagation maximum @ capacité de charge maximum

2.3 ns @ 2.7 V

Dimensions

2.25 x 1.35 x 1mm

Tension d'alimentation fonctionnement maximum

5.5 V

Tension d'alimentation de fonctionnement minimum

1.65 V

Condition de test du délai du propagation

50pF

Détails du produit

Famille 74LVC1G/74LVC2G.

Logique CMOS basse tension
Boîtier contenant une porte
Tension d'utilisation : 1,65 à 5,5 V
Compatibilité : Entrée LVTTL/TTL, Sortie LVCMOS

74LVC Family

Vous pouvez être intéressé par

€ 1,95

€ 0,039 Each (In a Pack of 50) (hors TVA)

LVC, Buffer, Driver de ligne, 1 bits 3 états, Sans inversion TSSOP 5 broches

€ 1,95

€ 0,039 Each (In a Pack of 50) (hors TVA)

LVC, Buffer, Driver de ligne, 1 bits 3 états, Sans inversion TSSOP 5 broches

Les informations sur le stock sont temporairement indisponibles.

Les informations sur le stock sont temporairement indisponibles.

Vous pouvez être intéressé par

Documents techniques

Spécifications

Famille logique

LVC

Fonction logique

Buffer, Driver de ligne

Interface

CI pour mémoire tampon et circuit de commande de ligne

Nombre de canaux par circuit

1

Type d'entrée

Single Ended

Type de sortie

3 State

Polarité

Sans inversion

Type de fixation

CMS

Type de boîtier

TSSOP-56

Nombre de broches

5

Courant de sortie niveau haut maximum

-32mA

Tension de sortie niveau bas maximum

32mA

Délai de propagation maximum @ capacité de charge maximum

2.3 ns @ 2.7 V

Dimensions

2.25 x 1.35 x 1mm

Tension d'alimentation fonctionnement maximum

5.5 V

Tension d'alimentation de fonctionnement minimum

1.65 V

Condition de test du délai du propagation

50pF

Détails du produit

Famille 74LVC1G/74LVC2G.

Logique CMOS basse tension
Boîtier contenant une porte
Tension d'utilisation : 1,65 à 5,5 V
Compatibilité : Entrée LVTTL/TTL, Sortie LVCMOS

74LVC Family

Vous pouvez être intéressé par