Documents techniques
Spécifications
Famille logique
LVCMOS
Fonction logique
Driver d'horloge
Type de signal d'entrée
CML, HCSL, LVCMOS, LVDS, LVPECL
Niveau de sortie logique
CML, HCSL, LVCMOS, LVDS, LVPECL, LVPECL faible consommation
mode de fonctionnement
Differential, Single Ended
Nombre d'entrées d'horloge
2
Type de montage
CMS
Type de boîtier
QFN EP
Nombre de broches
32
Dimensions
5 x 5 x 0.95mm
Longueur
5mm
Largeur
5mm
Hauteur
0.95mm
Tension d'alimentation fonctionnement maximum
3.63 V
Température de fonctionnement minimum
-40 °C
Température d'utilisation maximum
85 °C
Tension d'alimentation de fonctionnement minimum
1,71 V
Pays d'origine
Taiwan, Province Of China
Détails du produit
Tampons d'horloge, Silicon Laboratories
€ 11,06
€ 5,528 Each (Supplied in a Tube) (hors TVA)
Paquet de production (Tube)
2
€ 11,06
€ 5,528 Each (Supplied in a Tube) (hors TVA)
Paquet de production (Tube)
2
Les informations sur le stock sont temporairement indisponibles.
Veuillez vérifier à nouveau plus tard.
Documents techniques
Spécifications
Famille logique
LVCMOS
Fonction logique
Driver d'horloge
Type de signal d'entrée
CML, HCSL, LVCMOS, LVDS, LVPECL
Niveau de sortie logique
CML, HCSL, LVCMOS, LVDS, LVPECL, LVPECL faible consommation
mode de fonctionnement
Differential, Single Ended
Nombre d'entrées d'horloge
2
Type de montage
CMS
Type de boîtier
QFN EP
Nombre de broches
32
Dimensions
5 x 5 x 0.95mm
Longueur
5mm
Largeur
5mm
Hauteur
0.95mm
Tension d'alimentation fonctionnement maximum
3.63 V
Température de fonctionnement minimum
-40 °C
Température d'utilisation maximum
85 °C
Tension d'alimentation de fonctionnement minimum
1,71 V
Pays d'origine
Taiwan, Province Of China
Détails du produit