Ligne à retard, SY89296UTG, CMOS, LVPECL, LVTTL LVPECL TQFP 32 broches

N° de stock RS: 165-4048Marque: MicrochipN° de pièce Mfr: SY89296UTG
brand-logo

Documents techniques

Spécifications

Fonction logique

Ligne à retard

Type de signal d'entrée

CMOS, LVPECL, LVTTL

Niveau de sortie logique

LVPECL

Type de fixation

CMS

Type de conditionnement

TQFP

Nombre de broche

32

Dimensions

7 x 7 x 1mm

Incrémentation absolue

0.01ns

Retard du premier étage

3.2ns

Retard maximum

14.8ns

Tension d'alimentation fonctionnement maximum

3.6 V

Température d'utilisation maximum

85 °C

Nombre d'entrées de retard indépendante

1

Température de fonctionnement minimum

-40 °C

Tension d'alimentation de fonctionnement minimum

2,375 V

Pays d'origine

Thailand

Détails du produit

Lignes à retard, Microchip

Idée. Créer. Collaborer

S'INSCRIRE GRATUITEMENT

Pas de frais cachés !

design-spark
design-spark
  • Téléchargez et utilisez notre logiciel DesignSpark pour vos PCB et vos conceptions mécaniques en 3D.
  • Consultez et contribuez au contenu du site Web et des forums
  • Téléchargez des modèles 3D, des schémas et des empreintes de plus d'un million de produits.
Cliquez ici pour en savoir plus
Les informations sur le stock sont temporairement indisponibles.

€ 2 643,00

€ 10,572 Each (In a Tray of 250) (hors TVA)

Ligne à retard, SY89296UTG, CMOS, LVPECL, LVTTL LVPECL TQFP 32 broches

€ 2 643,00

€ 10,572 Each (In a Tray of 250) (hors TVA)

Ligne à retard, SY89296UTG, CMOS, LVPECL, LVTTL LVPECL TQFP 32 broches
Les informations sur le stock sont temporairement indisponibles.

Les informations sur le stock sont temporairement indisponibles.

Veuillez vérifier à nouveau plus tard.

Idée. Créer. Collaborer

S'INSCRIRE GRATUITEMENT

Pas de frais cachés !

design-spark
design-spark
  • Téléchargez et utilisez notre logiciel DesignSpark pour vos PCB et vos conceptions mécaniques en 3D.
  • Consultez et contribuez au contenu du site Web et des forums
  • Téléchargez des modèles 3D, des schémas et des empreintes de plus d'un million de produits.
Cliquez ici pour en savoir plus

Documents techniques

Spécifications

Fonction logique

Ligne à retard

Type de signal d'entrée

CMOS, LVPECL, LVTTL

Niveau de sortie logique

LVPECL

Type de fixation

CMS

Type de conditionnement

TQFP

Nombre de broche

32

Dimensions

7 x 7 x 1mm

Incrémentation absolue

0.01ns

Retard du premier étage

3.2ns

Retard maximum

14.8ns

Tension d'alimentation fonctionnement maximum

3.6 V

Température d'utilisation maximum

85 °C

Nombre d'entrées de retard indépendante

1

Température de fonctionnement minimum

-40 °C

Tension d'alimentation de fonctionnement minimum

2,375 V

Pays d'origine

Thailand

Détails du produit

Lignes à retard, Microchip

Idée. Créer. Collaborer

S'INSCRIRE GRATUITEMENT

Pas de frais cachés !

design-spark
design-spark
  • Téléchargez et utilisez notre logiciel DesignSpark pour vos PCB et vos conceptions mécaniques en 3D.
  • Consultez et contribuez au contenu du site Web et des forums
  • Téléchargez des modèles 3D, des schémas et des empreintes de plus d'un million de produits.
Cliquez ici pour en savoir plus