Documents techniques
Spécifications
Brand
DiodesZetexŘada logiky
LVC
Typ produktu
Buffer
Logická funkce
NOT
Vstup Schmittův klopný obvod
Yes
Type d'entrée
Trigger de Schmitt
Typ montáže
Surface
Type de sortie
Push Pull
Polarité
Non-Inverting
Tension d'alimentation minimum
1.65V
Type de Boitier
TSSOP
Nombre de broche
14
Maximální napájecí napětí
5.5V
Délai de propagation maximum @ CL
9.5ns
Température minimum de fonctionnement
80°C
Courant maximum de sortie niveau haut
-24mA
Tension maximale de sortie niveau bas
24mA
Maximální provozní teplota
60°C
Höhe
1.05mm
Longueur
5.1mm
Normes/homologations
No
Série
74LVC14A
Courant d'alimentation
40μA
Automobilový standard
No
Pays d'origine
China
Détails du produit
Famille 74LVC, Diodes Inc
Logique CMOS basse tension
Boîtier contenant une porte
Tension d'utilisation : 1,65 à 5,5 V
Compatibilité : Entrée LVTTL/TTL, Sortie LVCMOS
74LVC Family
Les informations sur le stock sont temporairement indisponibles.
€ 26,28
Each (Supplied on a Reel) (hors TVA)
Paquet de production (Bobine)
125
€ 26,28
Each (Supplied on a Reel) (hors TVA)
Les informations sur le stock sont temporairement indisponibles.
Paquet de production (Bobine)
125
Documents techniques
Spécifications
Brand
DiodesZetexŘada logiky
LVC
Typ produktu
Buffer
Logická funkce
NOT
Vstup Schmittův klopný obvod
Yes
Type d'entrée
Trigger de Schmitt
Typ montáže
Surface
Type de sortie
Push Pull
Polarité
Non-Inverting
Tension d'alimentation minimum
1.65V
Type de Boitier
TSSOP
Nombre de broche
14
Maximální napájecí napětí
5.5V
Délai de propagation maximum @ CL
9.5ns
Température minimum de fonctionnement
80°C
Courant maximum de sortie niveau haut
-24mA
Tension maximale de sortie niveau bas
24mA
Maximální provozní teplota
60°C
Höhe
1.05mm
Longueur
5.1mm
Normes/homologations
No
Série
74LVC14A
Courant d'alimentation
40μA
Automobilový standard
No
Pays d'origine
China
Détails du produit
Famille 74LVC, Diodes Inc
Logique CMOS basse tension
Boîtier contenant une porte
Tension d'utilisation : 1,65 à 5,5 V
Compatibilité : Entrée LVTTL/TTL, Sortie LVCMOS


