Documents techniques
Spécifications
Famille logique
ACT
Fonction logique
Transceiver de bus
Nombre d'éléments par circuit
1
Nombre de canaux par circuit
8
Polarité
Sans inversion
Type de montage
CMS
Type de boîtier
SOIC W
Nombre de broche
20
Niveau d'entrée
TTL
Niveau de sortie
CMOS
Courant de sortie niveau haut maximum
-24mA
Tension de sortie niveau bas maximum
24mA
Délai de propagation maximum @ capacité de charge maximum
8 ns @ 5 V
Dimensions
13 x 7.6 x 2.35mm
Condition de test du délai du propagation
50pF
Température de fonctionnement minimum
-40 °C
Taille
2.35mm
Température d'utilisation maximum
85 °C
Longueur
13mm
Tension d'alimentation fonctionnement maximum
5.5 V
Largeur
7.6mm
Tension d'alimentation de fonctionnement minimum
4.5 V
Pays d'origine
China
Détails du produit
Famille 74ACT, Fairchild Semiconductor
Logique CMOS avancée
Tension d'utilisation : 4,5 → 5,5
Compatibilité : Entrée TTL, Sortie CMOS
74ACT Family
Prix sur demande
Each (In a Pack of 5) (hors TVA)
Standard
5
Prix sur demande
Each (In a Pack of 5) (hors TVA)
Standard
5
Les informations sur le stock sont temporairement indisponibles.
Veuillez vérifier à nouveau plus tard.
Documents techniques
Spécifications
Famille logique
ACT
Fonction logique
Transceiver de bus
Nombre d'éléments par circuit
1
Nombre de canaux par circuit
8
Polarité
Sans inversion
Type de montage
CMS
Type de boîtier
SOIC W
Nombre de broche
20
Niveau d'entrée
TTL
Niveau de sortie
CMOS
Courant de sortie niveau haut maximum
-24mA
Tension de sortie niveau bas maximum
24mA
Délai de propagation maximum @ capacité de charge maximum
8 ns @ 5 V
Dimensions
13 x 7.6 x 2.35mm
Condition de test du délai du propagation
50pF
Température de fonctionnement minimum
-40 °C
Taille
2.35mm
Température d'utilisation maximum
85 °C
Longueur
13mm
Tension d'alimentation fonctionnement maximum
5.5 V
Largeur
7.6mm
Tension d'alimentation de fonctionnement minimum
4.5 V
Pays d'origine
China
Détails du produit
Famille 74ACT, Fairchild Semiconductor
Logique CMOS avancée
Tension d'utilisation : 4,5 → 5,5
Compatibilité : Entrée TTL, Sortie CMOS