Ligne à retard, DS1100Z-60+, 74LS CMOS SOIC 8 broches

N° de stock RS: 192-1498Marque: Maxim IntegratedN° de pièce Mfr: DS1100Z-60+
brand-logo

Documents techniques

Spécifications

Famille logique

74LS

Fonction logique

Ligne à retard

Type de signal d'entrée

CMOS

Type de fixation

CMS

Type de conditionnement

SOIC W

Nombre de broche

8

Nombre total de bandes

5

Dimensions

5 x 4 x 1.5mm

Retard du premier étage

12ns

Tension d'alimentation fonctionnement maximum

5.25 V

Retard maximum

60ns

Température d'utilisation maximum

85 °C

Nombre d'entrées de retard indépendante

1

Température de fonctionnement minimum

-40 °C

Tension d'alimentation de fonctionnement minimum

4.75 V

Pays d'origine

Thailand

Détails du produit

Lignes à retard, Maxim Integrated Products

Idée. Créer. Collaborer

S'INSCRIRE GRATUITEMENT

Pas de frais cachés !

design-spark
design-spark
  • Téléchargez et utilisez notre logiciel DesignSpark pour vos PCB et vos conceptions mécaniques en 3D.
  • Consultez et contribuez au contenu du site Web et des forums
  • Téléchargez des modèles 3D, des schémas et des empreintes de plus d'un million de produits.
Cliquez ici pour en savoir plus
Les informations sur le stock sont temporairement indisponibles.

€ 20,69

€ 10,345 Each (In a Pack of 2) (hors TVA)

Ligne à retard, DS1100Z-60+, 74LS CMOS SOIC 8 broches
Sélectionner le type d'emballage

€ 20,69

€ 10,345 Each (In a Pack of 2) (hors TVA)

Ligne à retard, DS1100Z-60+, 74LS CMOS SOIC 8 broches
Les informations sur le stock sont temporairement indisponibles.
Sélectionner le type d'emballage

Les informations sur le stock sont temporairement indisponibles.

Veuillez vérifier à nouveau plus tard.

Idée. Créer. Collaborer

S'INSCRIRE GRATUITEMENT

Pas de frais cachés !

design-spark
design-spark
  • Téléchargez et utilisez notre logiciel DesignSpark pour vos PCB et vos conceptions mécaniques en 3D.
  • Consultez et contribuez au contenu du site Web et des forums
  • Téléchargez des modèles 3D, des schémas et des empreintes de plus d'un million de produits.
Cliquez ici pour en savoir plus

Documents techniques

Spécifications

Famille logique

74LS

Fonction logique

Ligne à retard

Type de signal d'entrée

CMOS

Type de fixation

CMS

Type de conditionnement

SOIC W

Nombre de broche

8

Nombre total de bandes

5

Dimensions

5 x 4 x 1.5mm

Retard du premier étage

12ns

Tension d'alimentation fonctionnement maximum

5.25 V

Retard maximum

60ns

Température d'utilisation maximum

85 °C

Nombre d'entrées de retard indépendante

1

Température de fonctionnement minimum

-40 °C

Tension d'alimentation de fonctionnement minimum

4.75 V

Pays d'origine

Thailand

Détails du produit

Lignes à retard, Maxim Integrated Products

Idée. Créer. Collaborer

S'INSCRIRE GRATUITEMENT

Pas de frais cachés !

design-spark
design-spark
  • Téléchargez et utilisez notre logiciel DesignSpark pour vos PCB et vos conceptions mécaniques en 3D.
  • Consultez et contribuez au contenu du site Web et des forums
  • Téléchargez des modèles 3D, des schémas et des empreintes de plus d'un million de produits.
Cliquez ici pour en savoir plus