Documents techniques
Spécifications
Brand
NexperiaŘada logiky
HC
Logická funkce
Buffer
Počet kanálů na čip
4
Interface
CI pour mémoire tampon et circuit de commande de ligne
Typ vstupu
CMOS
Type de sortie
3 états
Polarité
Sans inversion
Type de montage
CMS
Type de boîtier
SOIC N
Nombre de broche
14
Maximální prodleva šíření při maximální hodnotě CL
150 ns@ 2 V
Rozměry
8.75 x 4 x 1.45mm
Minimální provozní napájecí napětí
2 V
Tension d'alimentation de fonctionnement maximale
6 V
Testovací podmínka prodlevy šíření
50pF
Détails du produit
Inverseurs et mémoires tampon de la famille 74HC, Nexperia
Une gamme de d'inverseurs et mémoires tampons NXP de la famille 74HC de circuits intégrés logiques CMOS. La famille 74HC utilise la technologie de grille silicium CMOS pour atteindre des vitesses de fonctionnement similaires à celles de la famille LSTTL mais avec la faible consommation des circuits intégrés CMOS standards.
Logique CMOS ultra-rapide
Tension d'utilisation : 2 à 6 V
Compatibilité : Entrée CMOS, Sortie CMOS
74HC Family
Les informations sur le stock sont temporairement indisponibles.
Prix sur demande
Each (In a Pack of 38) (hors TVA)
Standard
38
Prix sur demande
Each (In a Pack of 38) (hors TVA)
Les informations sur le stock sont temporairement indisponibles.
Standard
38
Documents techniques
Spécifications
Brand
NexperiaŘada logiky
HC
Logická funkce
Buffer
Počet kanálů na čip
4
Interface
CI pour mémoire tampon et circuit de commande de ligne
Typ vstupu
CMOS
Type de sortie
3 états
Polarité
Sans inversion
Type de montage
CMS
Type de boîtier
SOIC N
Nombre de broche
14
Maximální prodleva šíření při maximální hodnotě CL
150 ns@ 2 V
Rozměry
8.75 x 4 x 1.45mm
Minimální provozní napájecí napětí
2 V
Tension d'alimentation de fonctionnement maximale
6 V
Testovací podmínka prodlevy šíření
50pF
Détails du produit
Inverseurs et mémoires tampon de la famille 74HC, Nexperia
Une gamme de d'inverseurs et mémoires tampons NXP de la famille 74HC de circuits intégrés logiques CMOS. La famille 74HC utilise la technologie de grille silicium CMOS pour atteindre des vitesses de fonctionnement similaires à celles de la famille LSTTL mais avec la faible consommation des circuits intégrés CMOS standards.
Logique CMOS ultra-rapide
Tension d'utilisation : 2 à 6 V
Compatibilité : Entrée CMOS, Sortie CMOS
