Documents techniques
Spécifications
Brand
NexperiaFonction logique
AND
Type de montage
CMS
Nombre d'éléments
4
Nombre d'entrées par porte
2
Entrée de trigger de Schmitt
No
Type de conditionnement
TSSOP-56
Nombre de broche
14
Famille logique
LV
Type d'entrée
CMOS
Tension d'alimentation fonctionnement maximum
5.5 V
Courant de sortie niveau haut maximum
-12mA
Délai de propagation maximum @ capacité de charge maximum
33 ns @ 15 pF
Tension d'alimentation de fonctionnement minimum
1 V
Tension de sortie niveau bas maximum
12mA
Condition de test du délai du propagation
15pF
Température d'utilisation maximum
+125 °C
Type de sortie
Single Ended
Longueur
5.1mm
Hauteur
0.95mm
Largeur
4.5mm
Dimensions
5.1 x 4.5 x 0.95mm
Température de fonctionnement minimum
-40 °C
Détails du produit
Famille 74LV, Nexperia
Logique CMOS basse tension
Tension d'utilisation : 1 → 5,5
Compatibilité : Entrée LVTTL/TTL, Sortie LVCMOS
74LV Family
Prix sur demande
Each (In a Pack of 32) (hors TVA)
32
Prix sur demande
Each (In a Pack of 32) (hors TVA)
Les informations sur le stock sont temporairement indisponibles.
32
Les informations sur le stock sont temporairement indisponibles.
Documents techniques
Spécifications
Brand
NexperiaFonction logique
AND
Type de montage
CMS
Nombre d'éléments
4
Nombre d'entrées par porte
2
Entrée de trigger de Schmitt
No
Type de conditionnement
TSSOP-56
Nombre de broche
14
Famille logique
LV
Type d'entrée
CMOS
Tension d'alimentation fonctionnement maximum
5.5 V
Courant de sortie niveau haut maximum
-12mA
Délai de propagation maximum @ capacité de charge maximum
33 ns @ 15 pF
Tension d'alimentation de fonctionnement minimum
1 V
Tension de sortie niveau bas maximum
12mA
Condition de test du délai du propagation
15pF
Température d'utilisation maximum
+125 °C
Type de sortie
Single Ended
Longueur
5.1mm
Hauteur
0.95mm
Largeur
4.5mm
Dimensions
5.1 x 4.5 x 0.95mm
Température de fonctionnement minimum
-40 °C
Détails du produit
Famille 74LV, Nexperia
Logique CMOS basse tension
Tension d'utilisation : 1 → 5,5
Compatibilité : Entrée LVTTL/TTL, Sortie LVCMOS


