Documents techniques
Spécifications
Brand
onsemiFamille logique
LVT
Fonction logique
Transceiver de bus
Nombre d'éléments par circuit
1
Nombre de canaux par circuit
8
Polarité
Sans inversion
Type de montage
CMS
Type de boîtier
TSSOP-56
Nombre de broche
20
Niveau d'entrée
LVTTL
Niveau de sortie
LVTTL
Courant de sortie niveau haut maximum
-32mA
Tension de sortie niveau bas maximum
64mA
Délai de propagation maximum @ capacité de charge maximum
4 ns @ 2.7 V
Température d'utilisation maximum
85 °C
Longueur
6.5mm
Tension d'alimentation fonctionnement maximum
3.6 V
Largeur
4.4mm
Tension d'alimentation de fonctionnement minimum
2.7 V
Température de fonctionnement minimum
-40 °C
Hauteur
0.9mm
Dimensions
6.5 x 4.4 x 0.9mm
Condition de test du délai du propagation
50pF
Détails du produit
Famille 74LVT, Fairchild Semiconductor
Logique de technologie BiCMOS basse tension
Tension d'utilisation : 2,7 → 3,6 V
Compatibilité : Entrée LVTTL/TTL, Sortie LVTTL
74LVT Family
Prix sur demande
Each (In a Pack of 5) (hors TVA)
Standard
5
Prix sur demande
Each (In a Pack of 5) (hors TVA)
Les informations sur le stock sont temporairement indisponibles.
Standard
5
Les informations sur le stock sont temporairement indisponibles.
Documents techniques
Spécifications
Brand
onsemiFamille logique
LVT
Fonction logique
Transceiver de bus
Nombre d'éléments par circuit
1
Nombre de canaux par circuit
8
Polarité
Sans inversion
Type de montage
CMS
Type de boîtier
TSSOP-56
Nombre de broche
20
Niveau d'entrée
LVTTL
Niveau de sortie
LVTTL
Courant de sortie niveau haut maximum
-32mA
Tension de sortie niveau bas maximum
64mA
Délai de propagation maximum @ capacité de charge maximum
4 ns @ 2.7 V
Température d'utilisation maximum
85 °C
Longueur
6.5mm
Tension d'alimentation fonctionnement maximum
3.6 V
Largeur
4.4mm
Tension d'alimentation de fonctionnement minimum
2.7 V
Température de fonctionnement minimum
-40 °C
Hauteur
0.9mm
Dimensions
6.5 x 4.4 x 0.9mm
Condition de test du délai du propagation
50pF
Détails du produit
Famille 74LVT, Fairchild Semiconductor
Logique de technologie BiCMOS basse tension
Tension d'utilisation : 2,7 → 3,6 V
Compatibilité : Entrée LVTTL/TTL, Sortie LVTTL


