Documents techniques
Spécifications
Famille logique
LVPECL
Fonction logique
Driver d'horloge
Type de signal d'entrée
CML, HCSL, LVCMOS, LVDS, LVPECL
Niveau de sortie logique
LVPECL
mode de fonctionnement
Différentiel, extrémité simple
Nombre d'entrées d'horloge
1
Type de montage
CMS
Type de boîtier
QFN EP
Nombre de broche
16
Dimensions
3 x 3 x 0.85mm
Longueur
3mm
Largeur
3mm
Hauteur
0.85mm
Tension d'alimentation fonctionnement maximum
3.63 V
Température de fonctionnement minimum
-40 °C
Tension d'alimentation de fonctionnement minimum
2.38 V
Température d'utilisation maximum
85 °C
Pays d'origine
Taiwan, Province Of China
Détails du produit
Tampons d'horloge, Silicon Laboratories
Les informations sur le stock sont temporairement indisponibles.
€ 547,17
€ 1,117 Each (In a Tray of 490) (hors TVA)
490
€ 547,17
€ 1,117 Each (In a Tray of 490) (hors TVA)
Les informations sur le stock sont temporairement indisponibles.
490
Documents techniques
Spécifications
Famille logique
LVPECL
Fonction logique
Driver d'horloge
Type de signal d'entrée
CML, HCSL, LVCMOS, LVDS, LVPECL
Niveau de sortie logique
LVPECL
mode de fonctionnement
Différentiel, extrémité simple
Nombre d'entrées d'horloge
1
Type de montage
CMS
Type de boîtier
QFN EP
Nombre de broche
16
Dimensions
3 x 3 x 0.85mm
Longueur
3mm
Largeur
3mm
Hauteur
0.85mm
Tension d'alimentation fonctionnement maximum
3.63 V
Température de fonctionnement minimum
-40 °C
Tension d'alimentation de fonctionnement minimum
2.38 V
Température d'utilisation maximum
85 °C
Pays d'origine
Taiwan, Province Of China
Détails du produit


