Documents techniques
Spécifications
Brand
Texas InstrumentsNombre de drivers
28
Type d'entrée
LVDS
Interface
CI pour récepteur
Type de sortie
LVCMOS
Taux de transfert de données
2380Mbps
Nombre d'éléments par circuit
3
Type de montage
CMS
Type de boîtier
TSSOP-56
Nombre de broche
56
Tension de seuil haute d'entrée différentielle
100mV
Tension de seuil basse d'entrée différentielle
-100mV
Dimensions
14 x 6.1 x 0.9mm
Hauteur
0.9mm
Longueur
14mm
Tension d'alimentation fonctionnement maximum
3.6 V
Largeur
6.1mm
Température de fonctionnement minimum
-10 °C
Tension d'alimentation de fonctionnement minimum
3 V
Température d'utilisation maximum
+70 °C
Détails du produit
Sérialiseur/désérialiseur FlatLink/FPD-Link, Texas Instruments
Emetteurs LVDS à utiliser avec les liaisons FPD de 24 bits (écran plat) fonctionnant à 65 et 85 MHz.
Entrées LVCMOS/LVTTL
Fonctionnement à faible alimentation de 3,3 V
Horloge de données d'émetteur PLL
Conforme à la norme TIA/EIA-644 LVDS
LVDS Communication
Low Voltage Differential Signaling, or LVDS, is an electrical signaling system that can run at very high speeds over cheap, twisted-pair copper cables.
Les informations sur le stock sont temporairement indisponibles.
€ 260,99
€ 7,676 Each (In a Tube of 34) (hors TVA)
34
€ 260,99
€ 7,676 Each (In a Tube of 34) (hors TVA)
Les informations sur le stock sont temporairement indisponibles.
34
| Quantité | Prix unitaire | Par Tube |
|---|---|---|
| 34 - 34 | € 7,676 | € 261,00 |
| 68 - 136 | € 6,524 | € 221,82 |
| 170+ | € 5,757 | € 195,74 |
Documents techniques
Spécifications
Brand
Texas InstrumentsNombre de drivers
28
Type d'entrée
LVDS
Interface
CI pour récepteur
Type de sortie
LVCMOS
Taux de transfert de données
2380Mbps
Nombre d'éléments par circuit
3
Type de montage
CMS
Type de boîtier
TSSOP-56
Nombre de broche
56
Tension de seuil haute d'entrée différentielle
100mV
Tension de seuil basse d'entrée différentielle
-100mV
Dimensions
14 x 6.1 x 0.9mm
Hauteur
0.9mm
Longueur
14mm
Tension d'alimentation fonctionnement maximum
3.6 V
Largeur
6.1mm
Température de fonctionnement minimum
-10 °C
Tension d'alimentation de fonctionnement minimum
3 V
Température d'utilisation maximum
+70 °C
Détails du produit
Sérialiseur/désérialiseur FlatLink/FPD-Link, Texas Instruments
Emetteurs LVDS à utiliser avec les liaisons FPD de 24 bits (écran plat) fonctionnant à 65 et 85 MHz.
Entrées LVCMOS/LVTTL
Fonctionnement à faible alimentation de 3,3 V
Horloge de données d'émetteur PLL
Conforme à la norme TIA/EIA-644 LVDS
LVDS Communication
Low Voltage Differential Signaling, or LVDS, is an electrical signaling system that can run at very high speeds over cheap, twisted-pair copper cables.


