Documents techniques
Spécifications
Brand
Texas InstrumentsFonction logique
AND
Type de montage
CMS
Nombre d'éléments
4
Nombre d'entrées par porte
2
Entrée de trigger de Schmitt
No
Type de conditionnement
TSSOP-56
Nombre de broche
14
Famille logique
LV
Tension d'alimentation fonctionnement maximum
5.5 V
Courant de sortie niveau haut maximum
-12mA
Délai de propagation maximum @ capacité de charge maximum
12.3 ns @ 3.3 V, 17.3 ns @ 2.5 V, 7.9 ns @ 5 V
Tension d'alimentation de fonctionnement minimum
2 V
Tension de sortie niveau bas maximum
12mA
Hauteur
1.15mm
Dimensions
5 x 4.4 x 1.15mm
Condition de test du délai du propagation
50pF
Température d'utilisation maximum
85 °C
Longueur
5mm
Largeur
4.4mm
Température de fonctionnement minimum
-40 °C
Détails du produit
Famille 74LV, Texas Instruments
Logique CMOS basse tension
Tension d'utilisation : 2 → 5,5
Compatibilité : Entrée LVTTL/TTL, Sortie LVCMOS
74LV Family
Prix sur demande
Each (Supplied on a Reel) (hors TVA)
Paquet de production (Bobine)
10
Prix sur demande
Each (Supplied on a Reel) (hors TVA)
Les informations sur le stock sont temporairement indisponibles.
Paquet de production (Bobine)
10
Les informations sur le stock sont temporairement indisponibles.
Documents techniques
Spécifications
Brand
Texas InstrumentsFonction logique
AND
Type de montage
CMS
Nombre d'éléments
4
Nombre d'entrées par porte
2
Entrée de trigger de Schmitt
No
Type de conditionnement
TSSOP-56
Nombre de broche
14
Famille logique
LV
Tension d'alimentation fonctionnement maximum
5.5 V
Courant de sortie niveau haut maximum
-12mA
Délai de propagation maximum @ capacité de charge maximum
12.3 ns @ 3.3 V, 17.3 ns @ 2.5 V, 7.9 ns @ 5 V
Tension d'alimentation de fonctionnement minimum
2 V
Tension de sortie niveau bas maximum
12mA
Hauteur
1.15mm
Dimensions
5 x 4.4 x 1.15mm
Condition de test du délai du propagation
50pF
Température d'utilisation maximum
85 °C
Longueur
5mm
Largeur
4.4mm
Température de fonctionnement minimum
-40 °C
Détails du produit
Famille 74LV, Texas Instruments
Logique CMOS basse tension
Tension d'utilisation : 2 → 5,5
Compatibilité : Entrée LVTTL/TTL, Sortie LVCMOS


