LVC, Buffer, Driver, 1 bits Drain ouvert, Inversion SOT-23 5 broches

N° de stock RS: 809-5952PMarque: Texas InstrumentsN° de pièce Mfr: SN74LVC1G06DBVR
brand-logo
Tout voir dans CI d'interface de ligne

Documents techniques

Spécifications

Famille logique

LVC

Fonction logique

Buffer, Driver

Nombre de canaux par circuit

1

Interface

CI pour mémoire tampon et circuit de commande de ligne

Type d'entrée

Asymétrique

Type de sortie

Open Drain

Polarité

Inversion

Type de fixation

CMS

Type de boîtier

SOT-23, TO-236

Nombre de broche

5

Tension de sortie niveau bas maximum

32mA

Délai de propagation maximum @ capacité de charge maximum

7 ns@ 30 pF

Dimensions

3.05 x 1.75 x 1.3mm

Tension d'alimentation de fonctionnement minimum

1.65 V

Tension d'alimentation fonctionnement maximum

5.5 V

Condition de test du délai du propagation

30pF

Détails du produit

Famille 74LVC1G, Texas Instruments

Logique CMOS basse tension
Boîtier contenant une porte
Tension d'utilisation : 1,65 à 5,5 V
Compatibilité : Entrée LVTTL/TTL, Sortie LVCMOS
Les performances de verrouillage dépassent 100 mA conformément à JESD 78 classe II
La protection ESD dépasse JESD 22

74LVC Family

Les informations sur le stock sont temporairement indisponibles.

Prix ​​sur demande

Each (Supplied on a Reel) (hors TVA)

LVC, Buffer, Driver, 1 bits Drain ouvert, Inversion SOT-23 5 broches
Sélectionner le type d'emballage

Prix ​​sur demande

Each (Supplied on a Reel) (hors TVA)

LVC, Buffer, Driver, 1 bits Drain ouvert, Inversion SOT-23 5 broches

Les informations sur le stock sont temporairement indisponibles.

Sélectionner le type d'emballage

Documents techniques

Spécifications

Famille logique

LVC

Fonction logique

Buffer, Driver

Nombre de canaux par circuit

1

Interface

CI pour mémoire tampon et circuit de commande de ligne

Type d'entrée

Asymétrique

Type de sortie

Open Drain

Polarité

Inversion

Type de fixation

CMS

Type de boîtier

SOT-23, TO-236

Nombre de broche

5

Tension de sortie niveau bas maximum

32mA

Délai de propagation maximum @ capacité de charge maximum

7 ns@ 30 pF

Dimensions

3.05 x 1.75 x 1.3mm

Tension d'alimentation de fonctionnement minimum

1.65 V

Tension d'alimentation fonctionnement maximum

5.5 V

Condition de test du délai du propagation

30pF

Détails du produit

Famille 74LVC1G, Texas Instruments

Logique CMOS basse tension
Boîtier contenant une porte
Tension d'utilisation : 1,65 à 5,5 V
Compatibilité : Entrée LVTTL/TTL, Sortie LVCMOS
Les performances de verrouillage dépassent 100 mA conformément à JESD 78 classe II
La protection ESD dépasse JESD 22

74LVC Family