Documents techniques
Spécifications
Brand
Texas InstrumentsFamille logique
LVC
Fonction logique
Buffer, Driver
Interface
CI pour mémoire tampon et circuit de commande de ligne
Nombre de canaux par circuit
1
Type d'entrée
Asymétrique
Type de sortie
Open Drain
Polarité
Inversion
Type de montage
CMS
Type de boîtier
SOT-23, TO-236
Nombre de broche
5
Tension de sortie niveau bas maximum
32mA
Délai de propagation maximum @ capacité de charge maximum
4 ns @ 3.3 V
Dimensions
2.9 x 1.6 x 1.15mm
Tension d'alimentation fonctionnement maximum
5.5 V
Tension d'alimentation de fonctionnement minimum
1.65 V
Condition de test du délai du propagation
50pF
Détails du produit
Famille 74LVC1G, Texas Instruments
Logique CMOS basse tension
Boîtier contenant une porte
Tension d'utilisation : 1,65 à 5,5 V
Compatibilité : Entrée LVTTL/TTL, Sortie LVCMOS
Les performances de verrouillage dépassent 100 mA conformément à JESD 78 classe II
La protection ESD dépasse JESD 22
74LVC Family
Les informations sur le stock sont temporairement indisponibles.
€ 17,30
€ 0,692 Each (Supplied on a Reel) (hors TVA)
Paquet de production (Bobine)
25
€ 17,30
€ 0,692 Each (Supplied on a Reel) (hors TVA)
Les informations sur le stock sont temporairement indisponibles.
Paquet de production (Bobine)
25
| Quantité | Prix unitaire | Par Bobine |
|---|---|---|
| 25 - 45 | € 0,692 | € 3,46 |
| 50 - 120 | € 0,623 | € 3,12 |
| 125 - 245 | € 0,559 | € 2,80 |
| 250+ | € 0,532 | € 2,66 |
Documents techniques
Spécifications
Brand
Texas InstrumentsFamille logique
LVC
Fonction logique
Buffer, Driver
Interface
CI pour mémoire tampon et circuit de commande de ligne
Nombre de canaux par circuit
1
Type d'entrée
Asymétrique
Type de sortie
Open Drain
Polarité
Inversion
Type de montage
CMS
Type de boîtier
SOT-23, TO-236
Nombre de broche
5
Tension de sortie niveau bas maximum
32mA
Délai de propagation maximum @ capacité de charge maximum
4 ns @ 3.3 V
Dimensions
2.9 x 1.6 x 1.15mm
Tension d'alimentation fonctionnement maximum
5.5 V
Tension d'alimentation de fonctionnement minimum
1.65 V
Condition de test du délai du propagation
50pF
Détails du produit
Famille 74LVC1G, Texas Instruments
Logique CMOS basse tension
Boîtier contenant une porte
Tension d'utilisation : 1,65 à 5,5 V
Compatibilité : Entrée LVTTL/TTL, Sortie LVCMOS
Les performances de verrouillage dépassent 100 mA conformément à JESD 78 classe II
La protection ESD dépasse JESD 22
