Documents techniques
Spécifications
Brand
Texas InstrumentsFamille logique
LVT
Fonction logique
Buffer, Driver de ligne
Interface
CI pour mémoire tampon et circuit de commande de ligne
Nombre de canaux par circuit
8
Type d'entrée
Single Ended
Type de sortie
3 State
Polarité
Sans inversion
Type de montage
CMS
Type de boîtier
SOIC W
Nombre de broches
20
Courant de sortie niveau haut maximum
-32mA
Tension de sortie niveau bas maximum
64mA
Délai de propagation maximum @ capacité de charge maximum
2.3 ns @ 3.3 V
Dimensions
12.8 x 7.52 x 2.35mm
Tension d'alimentation fonctionnement maximum
3.6 V
Tension d'alimentation de fonctionnement minimum
2.7 V
Condition de test du délai du propagation
50pF
Détails du produit
Famille 74LVTH, Texas Instruments
Logique BiCMOS basse tension haut débit.
Tension d'utilisation : 2,7 → 3,6
La fonctionnalité de maintien de bus sur les entrées élimine le besoin de grandes excursions hautes.
Compatibilité : Entrée LVTTL/TTL, Sortie LVTTL
74LVTH Family
Les informations sur le stock sont temporairement indisponibles.
Prix sur demande
Each (Supplied in a Tube) (hors TVA)
Paquet de production (Tube)
5
Prix sur demande
Each (Supplied in a Tube) (hors TVA)
Les informations sur le stock sont temporairement indisponibles.
Paquet de production (Tube)
5
Documents techniques
Spécifications
Brand
Texas InstrumentsFamille logique
LVT
Fonction logique
Buffer, Driver de ligne
Interface
CI pour mémoire tampon et circuit de commande de ligne
Nombre de canaux par circuit
8
Type d'entrée
Single Ended
Type de sortie
3 State
Polarité
Sans inversion
Type de montage
CMS
Type de boîtier
SOIC W
Nombre de broches
20
Courant de sortie niveau haut maximum
-32mA
Tension de sortie niveau bas maximum
64mA
Délai de propagation maximum @ capacité de charge maximum
2.3 ns @ 3.3 V
Dimensions
12.8 x 7.52 x 2.35mm
Tension d'alimentation fonctionnement maximum
3.6 V
Tension d'alimentation de fonctionnement minimum
2.7 V
Condition de test du délai du propagation
50pF
Détails du produit
Famille 74LVTH, Texas Instruments
Logique BiCMOS basse tension haut débit.
Tension d'utilisation : 2,7 → 3,6
La fonctionnalité de maintien de bus sur les entrées élimine le besoin de grandes excursions hautes.
Compatibilité : Entrée LVTTL/TTL, Sortie LVTTL
