LVC, Buffer, Driver de ligne, 1 bits 3 états, Sans inversion TSSOP 5 broches

N° de stock RS: 178-7133Marque: NexperiaN° de pièce Mfr: 74LVC1G125GW,125
brand-logo
Tout voir dans CI d'interface de ligne

Documents techniques

Spécifications

Famille logique

LVC

Fonction logique

Buffer, Driver de ligne

Nombre de canaux par circuit

1

Interface

CI pour mémoire tampon et circuit de commande de ligne

Type d'entrée

Single Ended

Type de sortie

3 State

Polarité

Sans inversion

Type de montage

CMS

Type de conditionnement

TSSOP-56

Nombre de broche

5

Courant de sortie niveau haut maximum

-32mA

Tension de sortie niveau bas maximum

32mA

Délai de propagation maximum @ capacité de charge maximum

2.5 ns @ 2.7 V

Dimensions

2.25 x 1.35 x 1mm

Tension d'alimentation de fonctionnement minimum

1.65 V

Tension d'alimentation fonctionnement maximum

5.5 V

Condition de test du délai du propagation

50pF

Pays d'origine

Malaysia

Détails du produit

Famille 74LVC1G/74LVC2G.

Logique CMOS basse tension
Boîtier contenant une porte
Tension d'utilisation : 1,65 à 5,5 V
Compatibilité : Entrée LVTTL/TTL, Sortie LVCMOS

74LVC Family

Les informations sur le stock sont temporairement indisponibles.

€ 86,40

€ 0,029 Each (On a Reel of 3000) (hors TVA)

LVC, Buffer, Driver de ligne, 1 bits 3 états, Sans inversion TSSOP 5 broches

€ 86,40

€ 0,029 Each (On a Reel of 3000) (hors TVA)

LVC, Buffer, Driver de ligne, 1 bits 3 états, Sans inversion TSSOP 5 broches
Les informations sur le stock sont temporairement indisponibles.

Les informations sur le stock sont temporairement indisponibles.

Veuillez vérifier à nouveau plus tard.

Documents techniques

Spécifications

Famille logique

LVC

Fonction logique

Buffer, Driver de ligne

Nombre de canaux par circuit

1

Interface

CI pour mémoire tampon et circuit de commande de ligne

Type d'entrée

Single Ended

Type de sortie

3 State

Polarité

Sans inversion

Type de montage

CMS

Type de conditionnement

TSSOP-56

Nombre de broche

5

Courant de sortie niveau haut maximum

-32mA

Tension de sortie niveau bas maximum

32mA

Délai de propagation maximum @ capacité de charge maximum

2.5 ns @ 2.7 V

Dimensions

2.25 x 1.35 x 1mm

Tension d'alimentation de fonctionnement minimum

1.65 V

Tension d'alimentation fonctionnement maximum

5.5 V

Condition de test du délai du propagation

50pF

Pays d'origine

Malaysia

Détails du produit

Famille 74LVC1G/74LVC2G.

Logique CMOS basse tension
Boîtier contenant une porte
Tension d'utilisation : 1,65 à 5,5 V
Compatibilité : Entrée LVTTL/TTL, Sortie LVCMOS

74LVC Family